本發明提供的一種基于分時復用的多通道探地雷達抗干擾方法,利用基于FPGA的多通道雷達控制單元對內部高頻母時鐘進行程序分頻,生成各個通道窄脈沖信號源觸發時鐘的基準時鐘;再利用高頻母時鐘對上述的基準時鐘進行線性遞增的延時,得到所有通道的窄脈沖信號源觸發時鐘;最后將所有的觸發時鐘輸出至各自對應的窄脈沖信號源觸發時鐘輸入端,窄脈沖信號源輸出端根據觸發時鐘有效邊沿到達的時刻輸出窄脈沖信號,使雷達各個通道的有效工作時間處在不同時間段,從而達到利用分時復用減小通道間干擾的目的。這種分時觸發窄脈沖信號源的方法可以使各個通道的窄脈沖信號源在觸發時間上分開,避免信號源同時觸發產生的多路窄脈沖信號對雷達主控單元和各個通道的接收產生強干擾,同時保證了多通道分時復用的探地雷達采集的數據和不考慮干擾時多通道同時工作的探地雷達采集的數據包含同樣的地質信息,提高了探地雷達探測數據的準確性。
聲明:
“基于分時復用的多通道探地雷達抗干擾方法及系統” 該技術專利(論文)所有權利歸屬于技術(論文)所有人。僅供學習研究,如用于商業用途,請聯系該技術所有人。
我是此專利(論文)的發明人(作者)