茲揭示一種低功耗內容可定址記憶體(CAM)架構。其中,CAM陣列之匹配線被分段成預搜尋部與主搜尋部。發出搜尋命令後,即在匹配線之預搜尋部上進行預搜尋作業。若預搜尋結果為匹配,則在匹配線之主搜尋部上接著進行主搜尋。若預搜尋結果為失配,則使主搜尋失效,因此匹配線之主搜尋部上沒有功耗散。預搜尋與主搜尋作業可為管線式處理,以維持高產出量與最低潛候期。其中亦使用一匹配線感測電路偵測匹配線預搜尋及主搜尋部上的電流,以進一步降低功耗。匹配線系與感測電路之感測節點解耦,以便達成更高的感測速度與改進的感測裕度,同時使用模擬匹配線產生定時控制信號,以閂鎖匹配線感測電路之輸出。各匹配線最初先預充電至一以接地電勢代表的落空狀況,然后再加速預充電至一低于VDD的預設電壓電勢位準,以克服收尾之寄生電流,并使匹配線之電壓擺幅減至最小,以節省電力。
聲明:
“低功耗內容可定址記憶體架構” 該技術專利(論文)所有權利歸屬于技術(論文)所有人。僅供學習研究,如用于商業用途,請聯系該技術所有人。
我是此專利(論文)的發明人(作者)